System Verilog Assertions and Functional Coverage

Guide to Language, Methodology and Applications

de

Éditeur :

Springer


Paru le : 2019-10-09



eBook Téléchargement , DRM LCP 🛈 DRM Adobe 🛈
Lecture en ligne (streaming)
94,94

Téléchargement immédiat
Dès validation de votre commande
Ajouter à ma liste d'envies
Image Louise Reader présentation

Louise Reader

Lisez ce titre sur l'application Louise Reader.

Description
Ce livre fournit un guide pratique et orienté vers l'application du langage et de la méthodologie des Assertions SystemVerilog et de la couverture fonctionnelle. Les lecteurs bénéficieront de l'approche étape par étape de l'apprentissage des nuances de langage et de méthodologie de SystemVerilog Assertions et de Functional Coverage, qui leur permettra de découvrir des bogues cachés et difficiles à trouver, de pointer directement à la source du bogue, d'offrir un moyen propre et facile de modéliser des vérifications complexes du temps et de répondre de manière objective à la question " nous avons tout vérifié fonctionnellement ". Rédigé par un utilisateur final professionnel de la conception et de la vérification ASIC/SoC/CPU et FPGA, ce livre explique chaque concept avec des exemples faciles à comprendre, des journaux de simulation et des applications issues de projets réels. Les lecteurs seront en mesure de s'attaquer à la modélisation de contrôleurs complexes pour la vérification fonctionnelle et de modèles de couverture exhaustive pour la couverture fonctionnelle, réduisant ainsi considérablement leur temps de conception, de débogage et de couverture.

Cette troisième édition mise à jour aborde le dernier ensemble fonctionnel publié dans IEEE-1800 (2012) LRM, y compris de nombreux opérateurs et fonctionnalités supplémentaires. De plus, bon nombre des explications des assertions et des opérateurs concomitants sont améliorées, avec l'ajout d'autres exemples et figures.
- Couvre dans son intégralité la syntaxe et la sémantique du LRM 2012 IEEE-1800 2012 les plus récentes ;
- Couvre à la fois les langages et méthodologies SystemVerilog Assertions et SystemVerilog Functional Coverage ;
- Fournit des applications pratiques du quoi, du comment et du pourquoi des méthodologies de vérification basée sur les assertions et de couverture fonctionnelle ; - Explique chaque concept étape par étape et l'applique à un exemple pratique de la vie réelle ;
-
Comprend 6 CCT pratiques qui permettent aux lecteurs de mettre en pratique les concepts expliqués dans le livre.

Pages
507 pages
Collection
n.c
Parution
2019-10-09
Marque
Springer
EAN papier
9783030247362
EAN PDF
9783030247379

Informations sur l'ebook
Nombre pages copiables
5
Nombre pages imprimables
50
Taille du fichier
47534 Ko
Prix
94,94 €
EAN EPUB
9783030247379

Informations sur l'ebook
Nombre pages copiables
5
Nombre pages imprimables
50
Taille du fichier
158003 Ko
Prix
94,94 €

Ashok Mehta has been working in the ASIC/SoC design and verification field for over 20 years. He started his career at Digital Equipment Corporation (DEC) working as a CPU design engineer. He then worked at Data General, Intel (first Pentium design team) and after a route of a couple of startups, worked at Applied Micro and TSMC. He was a very early adopter of Verilog and participated in Verilog, VHDL, iHDL (Intel HDL) and SDF (standard delay format) technical subcommittees. He has also been a proponent of ESL (Electronic System Level) designs and at TSMC he released two industry standard Reference Flows that establish Reuse of Verification Environment from ESL to RTL. Lately, he has been researching 3DIC design verification challenges at TSMC which is where SystemVerilog Assertions played an instrumental role in stacked die SoC design verification.

Ashok earned an MSEE from University of Missouri. He holds 18 U.S. Patents in the field of SoC and 3DIC design verification. 


Suggestions personnalisées